老伙计,请登录,欢迎回家
您需要 登录 才可以下载或查看,没有帐号?注册
x
高速PCB设计EMI规则连载系列(一)
引言:随着信号上升沿、下降沿时间的减小,信号频率的提高,电子产品的EMI问题,也越来越受到电子工程师的光注。在高速PCB设计的成功,对整个产品的EMI问题的解决的贡献越来越受到重视。做了多年的产品级EMI设计,现整理一些最为普通的高速PCB设计EMI方面的规则和大家共享。
规则一:高速信号走线屏蔽规则
OCUME~1JimmyLOCALS~1Tempmsohtml1clip_image001.gif" />
首先指出,这条规则的适用的条件:在两层或四层板上有高速时钟的走线,并且高速时钟的走线为微带线,且由于PCB的板层的限制导致高速时钟的回流路径不良,在这种情况下使用该条"高速信号走线屏蔽规则"会取得比较良好的效果。如果你的高速PCB板的板层比较多,而且时钟都是走成带状线的形式,且有良好的回流路径,那么这样做是没有必要的,因为在这样良好的条件下,时钟的对外的辐射就已经比较小了,效果不会很明显。
请注意上面规则的使用有可能导致时钟信号线阻抗的减小。但在板层少的比较恶劣情况下在高速的PCB设计中,时钟等关键的高速信号线进行屏蔽处理后会取得比较满意的结果。
规则二:高速信号的走线闭环规则
由于PCB板的密度越来越高,很多PCB LAYOUT工程师在走线的过程中,有可能出现这种失误,如下图所示:
OCUME~1JimmyLOCALS~1Tempmsohtml1clip_image002.gif">
首先指出,这条规则的适用的条件:高速时钟信号的走线在相邻两个高速走线层。并且在这两个走线层中的高速信号走线构成闭环,这样的闭环结果将产生环形天线,增加EMI的辐射强度。如果在两个走线层之间有一层或以上的地层隔开,那么该闭环所造成的辐射是比较小的。所以,如果PCB的叠层的设计中有两个信号层是相邻的最好完全遵守信号走线相互垂直的规则,以避免造成高速信号的闭环。当然在高速PCB的叠层设计中,我们不推荐有两个高速信号层相邻的叠层方式。
规则三:高速信号的走线开环规则
规则二提到高速信号的闭环会造成EMI辐射,同样的开环同样会造成EMI辐射,如下图所示:
OCUME~1JimmyLOCALS~1Tempmsohtml1clip_image003.gif">
首先指出,这条规则的适用的条件:在高速PCB设计中,几乎没有人可以避免该条规则。因为由于考虑到了接口间信号时序的影响,很多情况下我们需要将接口信号走线等长处理而将信号走线以蛇形线方式处理,这不可避免了造成了开环区域。所以这条规则,于其说是避免影响,不如说是减小影响。所以,LAYOUT工程师在绕线的时候要尽可能的减小蛇形线的摆幅,减小开环区域的面积,以减小开环结果产生线形的天线造成的EMI辐射强度的增加。如果在两个相邻的高速信号层之间,更应该注意这种情况的发生,因为这常常被忽略。
|