电磁兼容小小家

 找回密码
 注册
查看: 2233|回复: 3

PCB走线串扰问题

[复制链接]
发表于 2010-11-12 18:43:10 | 显示全部楼层 |阅读模式

老伙计,请登录,欢迎回家

您需要 登录 才可以下载或查看,没有帐号?注册

x
  有一块板,由于结构的原因,PCB板上的几对差分线走得非常长,约1m,且快形成一个环路了(类似于字母C的样子)。现在测试判断这几对线被附近的信号串扰了。在不改变走线长度的情况下(结构限制,无法修改),能有什么办法可以采用?串共模电感?串电阻?或是有什么好的方法(在线上焊接共模电感,难度相当大)?
发表于 2010-11-13 09:28:21 | 显示全部楼层
我觉得 串扰是共模 从端口带出来 你可以串共模电感、电阻,并电容都可以有效降低
发表于 2010-11-13 14:16:36 | 显示全部楼层
串共模电感,的1m的差分线的两端串共模电感。把通过这条线接收的干扰抑制掉。由于各种差分信号速度有差别,共模电感的选用也有些差别。
 楼主| 发表于 2010-11-16 14:37:17 | 显示全部楼层
引用第2楼annyye2192010-11-13 11:09发表的“”:
并电容,值是不是越大越好?

超标的点与差分线的有用信号是重合的,并电容的结果是可能把噪声降下来了,但同时也会把有用信号给衰减掉了。忘了说明了,这对差分线是1000BASE-T,超标的频点是125M。现正痛苦地飞共模电感中。。。

发表回复

您需要登录后才可以回帖 登录 | 注册

本版积分规则

QQ|小黑屋|电磁兼容网 电磁兼容小小家 EMC工程师家园 电磁兼容(EMC)小小家学习园地

GMT+8, 2024-12-22 21:33 , Processed in 0.074191 second(s), 19 queries .

快速回复 返回顶部 返回列表