电磁兼容小小家

 找回密码
 注册
查看: 3238|回复: 8

关于EMI整改时晶振处理的提问

[复制链接]
发表于 2011-7-27 09:30:58 | 显示全部楼层 |阅读模式

老伙计,请登录,欢迎回家

您需要 登录 才可以下载或查看,没有帐号?注册

x
各位大侠好。。我是个菜鸟,刚接触EMI过认证,在处理一个RF收台的电路的时候经前辈点化,在晶振的输出口串联了一个电阻以降低输出幅度,可原先的频点下去了但第二个频点又上来了。。请教大虾们,这是什么原因。。。有的人说EMI很多时候是和传输效率成反比的要EMI好很多时候就要降低信号传输效率,根据这样说,是不是只要机器能工作,晶振的幅度降得越低越好????
发表于 2011-7-28 09:02:00 | 显示全部楼层
没有那位简单。
要全面分析过后,才知道
发表于 2011-8-1 19:07:25 | 显示全部楼层
是不是只要机器能工作,晶振的幅度降得越低越好????
从EMC工程师角度来看,这当然是最好的。其实主要是为了降低信号的上降下降时间以及电流。
只要你能保证机器能在恶劣的环境下,大批量的没有问题,这种整改的ok的。
发表于 2011-8-9 17:54:48 | 显示全部楼层
考虑一下晶振接地
EMC很复杂的,压下一个频点,另一个频点又冒出来,这是很常见的。
整改EMC问题要有耐心~~
发表于 2011-8-16 22:16:33 | 显示全部楼层
[s:9] 学习
发表于 2011-8-19 17:52:50 | 显示全部楼层
是不是晶振那一块布线不好啊?
发表于 2011-8-24 15:48:19 | 显示全部楼层
一个良好的SI基础是EMC工程师的必备条件,建议LZ学学SI方面的书籍。
 楼主| 发表于 2011-8-29 10:05:19 | 显示全部楼层
恩。。。谢谢楼上的宝贵意见~~
发表于 2011-11-13 10:09:35 | 显示全部楼层
学习了~!

发表回复

您需要登录后才可以回帖 登录 | 注册

本版积分规则

QQ|小黑屋|电磁兼容网 电磁兼容小小家 EMC工程师家园 电磁兼容(EMC)小小家学习园地

GMT+8, 2024-5-4 05:00 , Processed in 0.090912 second(s), 20 queries .

快速回复 返回顶部 返回列表