电磁兼容小小家

 找回密码
 注册
查看: 711|回复: 3

怎么提高运放电路的抗辐射干扰?

[复制链接]
发表于 2014-12-10 13:38:55 | 显示全部楼层 |阅读模式

老伙计,请登录,欢迎回家

您需要 登录 才可以下载或查看,没有帐号?注册

x
  一个拇指大小的运放电路,4层PCB,双运放,约放大10000倍。

因为添加屏蔽罩不方便,那么怎么设计PCB可以提高这个PCB的抗辐射干扰,周围有设备时,总是有杂波。
我的想法是,运放往下4层,分别是地,地,电源,地。运放平面上的铺铜不接元器件,单点接地输入电源地,运放电路中的接地通过过孔接到第二层的铺铜,一级和二级运放之间的信号传递走第二层。
请问这样正确吗?
发表于 2014-12-11 15:49:15 | 显示全部楼层
信号走哪儿?
发表于 2014-12-11 17:23:38 | 显示全部楼层
过来看大神指点
发表于 2014-12-12 21:16:43 | 显示全部楼层
没看懂你的PCB 信号是那层,地层

发表回复

您需要登录后才可以回帖 登录 | 注册

本版积分规则

QQ|小黑屋|电磁兼容网 电磁兼容小小家 EMC工程师家园 电磁兼容(EMC)小小家学习园地

GMT+8, 2024-5-12 11:23 , Processed in 0.092138 second(s), 20 queries .

快速回复 返回顶部 返回列表