当前,日渐精细的半导体工艺使得晶体管尺寸越来越小,因而器件的信号跳变沿也就越来越快,从而导致高速数字电路系统设计领域信号完整性问题以及电磁兼容性方面的问题日趋严重。信号完整性问题主要包括传输线效应,如反射、时延、振铃、信号的过冲与下冲以及信号之间的串扰等,其中信号串扰最为复杂,涉及因素多、计算复杂而难以控制。所以今天的电子产品设计迫切需要区别于传统设计环境、设计流程和设计方法的全新思路、流程、方法和技术。
EDA技术已经研发出一整套高速PCB和电路板级系统的设计分析工具和方法学,这些技术涵盖高速电路设计分析的方方面面:静态时序分析、信号完整性分析、EMI/EMC设计、地弹反射分析、功率分析以及高速布线器。同时还包括信号完整性验证和Sign-Off,设计空间探测、互联规划、电气规则约束的互联综合,以及专家系统等技术方法的提出也为高效率更好地解决信号完整性问题提供了可能。信号完整性分析与设计是最重要的高速PCB板级和系统级分析与设计手段,在硬件电路设计中扮演着越来越重要的作用,这里将讨论信号完整性问题中的信号串扰。HSPACE=12 ALT="图2:信号线之间的串扰值为711mV。">
串扰解决方案
信号之间由于电磁场的相互耦合而产生的不期望的噪声电压信号称为信号串扰。串扰超出一定的值将可能引发电路误动作从而导致系统无法正常工作。解决串扰问题问题可以从以下几个方面考虑:
a. 在可能的情况下降低信号沿的变换速率
通常在器件选型的时候,在满足设计规范的同时尽量选择慢速的器件,并且避免不同种类的信号混合使用,因为快速变换的信号对慢变换的信号有潜在的串扰危险。
b. 采用屏蔽措施
为高速信号提供包地是解决串扰问题的一个有效途径。然而,包地会导致布线量增加,使原本有限的布线区域更加拥挤。另外,地线屏蔽要达到预期目的,地线上接地点间距很关键,一般小于信号变化沿长度的两倍。同时地线也会增大信号的分布电容,使传输线阻抗增大,信号沿变缓。
c. 合理设置层和布线HSPACE=12 ALT="图3:信号线之间的串扰值为187mV。">
合理设置布线层和布线间距,减小并行信号长度,缩短信号层与平面层的间距,增大信号线间距,减小并行信号线长度(在关键长度范围内),这些措施都可以有效减小串扰。
d. 设置不同的布线层
为不同速率的信号设置不同的布线层,并合理设置平面层,也是解决串扰的好方法。
e. 阻抗匹配
如果传输线近端或远端终端阻抗与传输线阻抗匹配,也可以大大减小串扰的幅度。
串扰分析的目的是为了在PCB实现中迅速地发现、定位和解决串扰问题。一般的仿真工具与环境中仿真分析与PCB布线环境互相独立,布线结束后进行串扰分析,得到串扰分析报告,推导出新的布线规则并且重新布线,再分析修正,这样设计的反复比较多。