电磁兼容小小家

 找回密码
 注册
查看: 3028|回复: 5

求教﹗PCI CLOCK倍頻厲害﹐請賜教。

[复制链接]
发表于 2008-3-17 09:31:12 | 显示全部楼层 |阅读模式

老伙计,请登录,欢迎回家

您需要 登录 才可以下载或查看,没有帐号?注册

x
  那个PCI CLOCK的工作频率在33M或66M.CLOCK从CPU出来后经过一个IC,

然后到达PCI CONNECTOR。现在我们测试发现CLOCK产品的谐波﹑倍频很厉害。


请教各位大侠该如何下手?小第万分感谢﹗﹗﹗
[s:10]
发表于 2008-3-17 10:45:47 | 显示全部楼层
这是常见问题了。

时钟线要求:

1,PCB 走线内层控制。

2,匹配

3,滤波

4,衰减
发表于 2008-3-17 10:57:53 | 显示全部楼层
首先要看你的PCB是几层,再决定你的33MHZ走在那一层,最好是靠近地层走33MHZ走线,(一般的CLOCK线最好不分层)最好在走线之间留一电阻做预留位置,还有在这条时钟线走一条地线形成平形,这样可以达到一个就近回流路径,不会产生串扰。(不知道回答对不对,)
发表于 2008-3-17 11:02:39 | 显示全部楼层
楼主 嫌我回的太笼统。郁闷了。

楼上的正解。

走内层就是为 了控制串扰,匹配和衰减是说为了,降低时钟峰值,降低上下冲,拉缓上升沿。

滤波是为了适当控制滤波,以保证信号为前提。这下好了吧。
 楼主| 发表于 2008-3-17 14:05:25 | 显示全部楼层
AMO老大

你说的那个DDR文章我看了﹐感觉很受启发。很不幸﹐我们产品要求只能是4层板子啊。走内层行不通啊﹐现在抄频率一踏糊涂。要命了啊。

DDR CLOCK 200M SPEC阻抗100M同PCI CLOCK一样倍频要命。该下的手段也用了些(滤波)﹐可没有什么明显的啊﹐请问各位老大﹐这个具体如何再下刀啊。



[s:14]  [s:14]
发表于 2008-3-17 17:38:06 | 显示全部楼层
是互连出的问题, 互连地阻抗高,回流造成共模电压,形成辐射:

解决方法:
降低地阻抗---用屏蔽电缆互连,屏蔽层当作回流地
增机额外金属板 与互连种的地直接相连,降低地阻抗

其它基本措施我就不说了

发表回复

您需要登录后才可以回帖 登录 | 注册

本版积分规则

QQ|小黑屋|电磁兼容网 电磁兼容小小家 EMC工程师家园 电磁兼容(EMC)小小家学习园地

GMT+8, 2024-5-16 07:27 , Processed in 0.120212 second(s), 19 queries .

快速回复 返回顶部 返回列表