电磁兼容小小家

 找回密码
 注册
查看: 1975|回复: 3

EMI/EMC设计经典问答

[复制链接]
发表于 2008-8-2 16:21:39 | 显示全部楼层 |阅读模式

老伙计,请登录,欢迎回家

您需要 登录 才可以下载或查看,没有帐号?注册

x
  1、为什么要对产品做电磁兼容设计?
答:满足产品功能要求、减少调试时间,使产品满足电磁兼容标准的要求,使产品不会对系统中的
其它设备产生电磁干扰。
2、对产品做电磁兼容设计可以从哪几个方面进行?
答:电路设计(包括器件选择)、软件设计、线路板设计、屏蔽结构、信号线/电源线滤波、电路的
接地方式设计。
3、在电磁兼容领域,为什么总是用分贝(dB)的单位描述?
答:因为要描述的幅度和频率范围都很宽,在图形上用对数坐标更容易表示,而dB 就是用对数表示
时的单位。
4、 关于EMC,我了解的不多,但是现在电路设计中数据传输的速率越来越快,我在制做PCB板的时候,也遇到了一些PCB的EMC问题,但是觉得太潜。我想好好在这方面学习学习,并不是随大流,大家学什么我就学什么,是自己真的觉得EMC在今后的电路设计中的重要性越来越大,就像我在前面说的,自己了解不深,不知道怎么入手,想问问,要在EMC方面做的比较出色,需要有哪些基础知识,应该学习哪些基础课程。如何学习才是一条比较好的道路,我知道任何一门学问学好都不容易,也不曾想过短期内把他搞通,只是希望给点建议,尽量少走一些弯路。
答:关于EMC需要首先了解一下EMC方面的标准,如EN55022(GB9254),EN55024,以及简单测试原理,另外需要了解EMI元器件的使用,如电容,磁珠,差模电感,共模电感等,在PCB层面需要了解PCB的布局、层叠结构、高速布线对EMC的影响以及一些规则。还有一点就是对出现EMC问题需要掌握一些分析与解决思路。这些今后是作为一个硬件人员必须掌握的基本知识!
5、我是一个刚涉足PCB设计的新手,我想向您请教一下,要想做好PCB设计我应该多多掌握哪方面的知识?另外,在PCB设计中遇到的关于安规方面的知识一般在哪里能找到?盼望您的指点,不胜感激!
答:对于PCB设计应该掌握: 1、熟悉与掌握相关PCB设计软件,如POWERPCB/CANDENCE等; 2、了解熟悉所设计产品的具体架构,同时熟悉原理图电路知识,包含数字与模拟知识; 3、掌握PCB加工流程、工艺、可维护加工要求; 4、掌握PCB板高速信号完整性、电磁兼容(emi与ems)、SI、PI仿真设计等相关的知识; 5、 如果相关工作涉及射频,还需掌握射频知识; 6、对于PCB设计地的按规知识主要看GB4943或UL60950,一般的绝缘间距要求通过查表可以得到!
6、电磁兼容设计基本原则
答:电子线路设计准则电子线路设计者往往只考虑产品的功能,而没有将功能和电磁兼容性综合考虑,因此产品在完成其功能的同时,也产生了大量的功能性骚扰及其它骚扰。而且,不能满足敏感度要求。电子线路的电磁兼容性设计应从以下几方面考虑:
元件选择在大多数情况下,电路的基本元件满足电磁特性的程度将决定着功能单元和最后的设备满足电磁兼容性的程度。选择合适的电磁元件的主要准则包括带外特性和电路装配技术。因为是否能实现电磁兼容性往往是由远离基频的元件响应特性来决定的。而在许多情况下,电路装配又决定着带外响应(例如引线长度)和不同电路元件之间互相耦合的程度。具体规则是:
⑴在高频时,和引线型电容器相比,应优先进用引线电感小的穿心电容器或支座电容器来滤波。 ⑵在必须使用引线式电容时,应考虑引线电感对滤波效率的影响。 ⑶铝电解电容器可能发生几微秒的暂时性介质击穿,因而在纹波很大或有瞬变电压的电路里,应该使用固体电容器。 ⑷使用寄生电感和电容量小的电阻器。片状电阻器可用于超高频段。 ⑸大电感寄生电容大,为了提高低频部分的插损,不要使用单节滤波器,而应该使用若干小电感组成的多节滤波器。 ⑹使用磁芯电感要注意饱和特性,特别要注意高电平脉冲会降低磁芯电感的电感量和在滤波器电路中的插损。 ⑺尽量使用屏蔽的继电器并使屏蔽壳体接地。 ⑻选用有效地屏蔽、隔离的输入变压器。 ⑼用于敏感电路的电源变压器应该有静电屏蔽,屏蔽壳体和变压器壳体都应接地。 ⑽设备内部的互连信号线必须使用屏蔽线,以防它们之间的骚扰耦合。 ⑾为使每个屏蔽体都与各自的插针相连,应选用插针足够多的插头座。
7、方波脉冲驱动电感传感器的问题
答:1、信号测试过程中,尽量在屏蔽环境下进行,如果不便的话,至少要屏蔽传感器和前级。 2、测试过程中尽量使用差分探头,或至少要尽可能减短探头的接地线长度。这样能减少测试误差。 3、你的电路实际工作频率并不太高,可以通过布线减少振铃。为了噪声特性更好,应当考虑共模信号的抑制问题,必要时插入共扼电抗器,同时注意整个工作环境中的开关电源噪声,以及避免电源耦合。 4、如果传感器允许,可以使用电流放大模式,这有利于提高速度,降低噪声。模拟开关尽量放到前置放大器之后,尽管多了一路前放,但性能提高不少,而且降低调试难度。 5、如果十分介意波形,考虑额外的频率补偿。如果仅仅是数字检测,则应当降低工作频率。总而言之,能低频则低频,能隔直则隔直。 6、注意AD转换前的抗混叠滤波,以及软件滤波,提高数据稳定性。
8、GPS电磁干扰现象表现:尤其是GPS应用在PMP这种产品,功能是MP4、MP3、FM调频+GPS导航功能的手持车载两用的GPS终端产品,一定得有一个内置GPS Antenna,这样GPS Antenna与GPS终端产品上的MCU、SDROM、晶振等元器件很容易产生EMI/EMC电磁干扰,致使GPS Antenna的收星能力下降很多,几乎没办法正常定位。采取什么样的办法可以解决这样的EMI/EMC电磁干扰?
答:可以在上面加上ESD Filter,既有防静电又能抗电磁干扰。我们的手机客户带GPS功能的就用的这个方法。做这些的厂家有泰克(瑞侃),佳邦,韩国ICT等等很多。
9、板子上几乎所有的重要信号线都设计成差分线对,目的在增强信号抗干扰能力.那俺一直有很多困惑的地方: 1.是否差分信号只定义在仿真信号或数字信号或都有定义? 2.在实际的线路图中差分线对上的网罗如滤波器,应如何分析其频率响应,是否还是与分析一般的二端口网罗的方法一样? 3.差分线对上承载的差分信号如何转换成一般的信号? 差分线对上的信号波形是怎样的,相互之间的关系如何?
答:1,差分信号只是使用两根信号线传输一路信号,依靠信号间电压差进行判决的电路,既可以是模拟信号,也可以是数字信号。实际的信号都是模拟信号,数字信号只是模拟信号用门限电平量化后的取样结果。因此差分信号对于数字和模拟信号都可以定义。
   2,差分信号的频率响应,这个问题好。实际差分端口是一个四端口网络,它存在差模和共模两种分析方式。如下图所示。在分析频率相应的时候,要分别添加同极性的共模扫频源和互为反极性的差模扫频源。而相应端需要相应设置共模电压测试点Vcm=(V1+V2)/2, 和差模电压测试点Vdm=V1-V2。网络上有很多关于差分信号阻抗计算和原理的文章,可以详细了解一下。
   3 ,差分信号通常进入差分驱动电路,放大后得到差分信号。最简单的就是差分共射镜像放大器电路了,这个在一般的模拟电路教材都有介绍。下图是某差分放大器件的spice电路图和输出信号波形,一般需要他们完全反相,有足够的电压差大于差模电压门限。当然信号不可避免有共模成分,所以差分放大器一个很重要的指标就是共模抑制比Kcmr=Adm/Acm。
发表于 2008-8-2 17:06:20 | 显示全部楼层
great
发表于 2008-8-2 17:07:45 | 显示全部楼层
do you  have sth related to power design?
发表于 2008-9-18 10:20:58 | 显示全部楼层
受益,謝謝!

发表回复

您需要登录后才可以回帖 登录 | 注册

本版积分规则

QQ|小黑屋|电磁兼容网 电磁兼容小小家 EMC工程师家园 电磁兼容(EMC)小小家学习园地

GMT+8, 2024-12-23 13:53 , Processed in 3.958347 second(s), 19 queries .

快速回复 返回顶部 返回列表