电磁兼容小小家

 找回密码
 注册
楼主: yuyan502

晶振倍频 超标怎么处理

[复制链接]
发表于 2008-8-27 13:44:56 | 显示全部楼层
哦,对了,我的CPU是aduc812,谢谢了!
发表于 2008-8-29 11:43:59 | 显示全部楼层
哪位大侠帮帮忙吧,没有办法了,觉得只靠屏蔽不是解决问题的办法呀!
发表于 2008-8-29 16:15:13 | 显示全部楼层
总的就是这几个思路:改电阻电容以改变时钟的上升沿;或是找到被偶合的线,这个线又比较长可能成为天线;改layout,保证晶振下的平面完整,该平面与地平面多点连接.
发表于 2008-8-30 17:28:09 | 显示全部楼层
老师曾教过我,晶振本身是没有办法辐射的,只有主芯片串扰给他了,要么就是主芯片也有这样一个CLK信号
发表于 2008-9-2 13:02:07 | 显示全部楼层
太感谢你们了!
1 “改layout,保证晶振下的平面完整,该平面与地平面多点连接”,这是什么意思呀,我要从改板子吗?能不能不改板子的方法呀?
2 我的是aduc812的CPU,在无源晶振处加电阻它就不工作了,对于主芯片的串扰,有什么好方法可以消除吗?
发表于 2009-10-26 17:36:50 | 显示全部楼层
从你描述的来看,并非一定是晶振直接出来的。你的DDR的频率也是通过晶振倍频出来的,所以我觉得你应该再去找一下别的地方,比如DDR的时钟处理一下。还有DDR周围的信号线上,地上是否平整等等。

发表回复

您需要登录后才可以回帖 登录 | 注册

本版积分规则

QQ|小黑屋|电磁兼容网 电磁兼容小小家 EMC工程师家园 电磁兼容(EMC)小小家学习园地

GMT+8, 2024-12-23 07:39 , Processed in 0.072044 second(s), 13 queries .

快速回复 返回顶部 返回列表